Ver Investigador - - Prisma - Unidad de Bibliometría

Erica Tena Sanchez

Profesor Permanente Laboral - Mod. PCD
etena@us.es
Área de conocimiento: Tecnología Electrónica
Departamento: Tecnología Electrónica
Grupo: DISEÑO DE CIRCUITOS INTEGRADOS DIGITALES Y MIXTOS - TIC-180 (Universidad de Sevilla)
Prog. doctorado: INSTALACIONES Y SISTEMAS PARA LA INDUSTRIA

Investiga en

Tipo Año Título Fuente
Ponencia2024 Cryptographic Security Through a Hardware Root of Trust Lecture Notes in Computer Science
Artículo2024 Protecting FPGA-Based Cryptohardware Implementations from Fault Attacks Using ADCs SENSORS
Ponencia2023 A Security Comparison between AES-128 and AES-256 FPGA implementations against DPA attacks 2023 38th Conference on Design of Circuits and Integrated Systems, DCIS 2023
Ponencia2023 A Simple Power Analysis of an FPGA implementation of a polynomial multiplier for the NTRU cryptosystem 2023 38th Conference on Design of Circuits and Integrated Systems, DCIS 2023
Capítulo2023 Uso de casos prácticos reales como dinamizadores de pensamiento crítico en asignaturas de electrónica Ciclos de mejora en el aula. Curso 2022-23: experiencias de innovación docente de la Universidad de Sevilla
Ponencia2022 Automated experimental setup for EM cartography to enhance EM attacks 37th edition of the Conference on Design of Circuits and Integrated Systems (DCIS 2022)
Artículo2022 Design and evaluation of countermeasures against fault injection attacks and power side-channel leakage exploration for AES block cipher IEEE ACCESS
Capítulo2022 Enseñanza basada en diseños propuestos por los alumnos: caso práctico Libro de actas TAEE 2022 XV Congreso de Tecnología, Aprendizaje y Enseñanza de la Electrónica: Livro de procedimentos TAEE 2022 XV Conferência em Tecnologia, Aprendizagem e Ensino da Eletrónica=Proceedings book TAEE 2022 XV International Conference of Technology, Learning and Teaching of Electronics
Artículo2022 Gate-level design methodology for side-channel resistant logic styles using TFETs IEEE Embedded Systems Letters
Artículo2022 Gate-level hardware countermeasure comparison against power analysis attacks APPLIED SCIENCES-BASEL
Artículo2022 Hardware countermeasures benchmarking against fault attacks APPLIED SCIENCES-BASEL
Ponencia2022 ICs tester design and its effect on application in electronics laboratories 15th International Conference of Technology, Learning and Teaching of Electronics, TAEE 2022 - Proceedings
Ponencia2022 Methodology and comparison of evaluation methods in electronic laboratories 15th International Conference of Technology, Learning and Teaching of Electronics, TAEE 2022 - Proceedings
Capítulo2022 Puesta en común y fomento de la exposición de aplicaciones reales en los laboratorios de electrónica Ciclos de mejora en el aula. Año 2021: experiencias de innovación docente de la Universidad de Sevilla
Ponencia2022 Teaching based on proposed by students designs: a case study 15th International Conference of Technology, Learning and Teaching of Electronics, TAEE 2022 - Proceedings
Artículo2021 Design and analysis of secure emerging crypto-hardware using HyperFET devices IEEE Transactions on Emerging Topics in Computing
Artículo2021 Experimental FIA methodology using clock and control signal modifications under power supply and temperature variations SENSORS
Artículo2021 Trivium stream cipher countermeasures against fault injection attacks and DFA IEEE ACCESS
Ponencia2020 Hamming-code based fault detection design methodology for block ciphers Proceedings - IEEE International Symposium on Circuits and Systems
Artículo2020 Projection of dual-rail dpa countermeasures in future finfet and emerging tfet technologies ACM Journal on Emerging Technologies in Computing Systems
Ponencia2019 Benchmarking of nanometer technologies for DPA-resilient DPL-based cryptocircuits Proceedings - 33rd Conference on Design of Circuits and Integrated Systems, DCIS 2018
Artículo2019 Logic minimization and wide fan-in issues in DPL-based cryptocircuits against power analysis attacks INTERNATIONAL JOURNAL OF CIRCUIT THEORY AND APPLICATIONS
Ponencia2018 Effect of temperature variation in experimental DPA and DEMA attacks 2018 28TH INTERNATIONAL SYMPOSIUM ON POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION (PATMOS)
Artículo2017 Embedded electronic circuits for cryptography, hardware security and true random number generation: an overview INTERNATIONAL JOURNAL OF CIRCUIT THEORY AND APPLICATIONS
Artículo2017 Power and energy issues on lightweight cryptography JOURNAL OF LOW POWER ELECTRONICS
Ponencia2017 Secure cryptographic hardware implementation issues for high-performance applications Proceedings - 2016 26th International Workshop on Power and Timing Modeling, Optimization and Simulation, PATMOS 2016
Artículo2016 Application specific integrated circuit solution for multi-input multi-output piecewise-affine functions INTERNATIONAL JOURNAL OF CIRCUIT THEORY AND APPLICATIONS
Ponencia2016 Diseño de circuitos integrados y seguridad de circuitos criptográficos frente a ataques III Jornada de investigación y postgrado: Libro de Actas
Ponencia2016 Optimized DPA attack on Trivium stream cipher using correlation shape distinguishers 2015 Conference on Design of Circuits and Integrated Systems, DCIS 2015
Ponencia2015 DPA vulnerability analysis on Trivium stream cipher using an optimized power model 2015 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS)
Ponencia2015 Programmable ASICs for Model Predictive Control 2015 IEEE INTERNATIONAL CONFERENCE ON INDUSTRIAL TECHNOLOGY (ICIT)
Artículo2014 A Methodology for Optimized Design of Secure Differential Logic Gates for DPA Resistant Circuits IEEE JOURNAL ON EMERGING AND SELECTED TOPICS IN CIRCUITS AND SYSTEMS
Ponencia2014 Design and test of a low-power 90nm XOR/XNOR gate for cryptographic applications 2014 24th International Workshop on Power and Timing Modeling, Optimization and Simulation, PATMOS 2014
Ponencia2014 Low-Power Differential Logic Gates for DPA Resistant Circuits 2014 17TH EUROMICRO CONFERENCE ON DIGITAL SYSTEM DESIGN (DSD)
Artículo2013 A programmable and configurable ASIC to generate piecewise-affine functions defined over general partitions IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS
Ponencia2012 ASIC-in-the-loop methodology for verification of piecewise affine controllers 2012 19th IEEE International Conference on Electronics, Circuits and Systems (ICECS)
Ponencia2012 Reducing bit flipping problems in SRAM physical unclonable functions for chip identification 2012 19th IEEE International Conference on Electronics, Circuits and Systems (ICECS)

Proyectos de Investigación

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
30/12/2016 29/12/2019 Investigador/a Integración y Validación en Laboratorio de Contramedidas Frente a Ataques Laterales en Criptocircuitos Microelectrónicos (TEC2016-80549-R) Ministerio de Economía y Competitividad (Nacional)
01/01/2022 31/05/2023 Investigador/a SCARoT: Side-Channel Attacks on Root of Trust / Ataques laterales sobre la Raíz de Confianza (US-1380823) Consejería de Economía, Conocimiento, Empresas y Universidad (Autonómico)
01/09/2021 31/08/2025 Investigador/a Diseño, implementación y validación en hardware de una raíz de confianza resistente a ataques, para sistemas empotrados seguros (PID2020-116664RB-I00) Ministerio de Ciencia e Innovación (Nacional)
01/01/2014 30/09/2017 Investigador/a Cesar: Circuitos Microelectrónicos Seguros Frente a Ataques Laterales (TEC2013-45523-R) Ministerio de Economía y Competitividad (Nacional)
01/01/2011 30/09/2014 Contratado Circuitos Integrados para Transmisión de Información Especialmente Segura (TEC2010-16870) Ministerio de Ciencia e Innovación (Nacional)
01/01/2014 30/09/2017 Contratado Cesar: Circuitos Microelectrónicos Seguros Frente a Ataques Laterales (TEC2013-45523-R) Ministerio de Economía y Competitividad (Nacional)
30/12/2016 29/12/2019 Contratado Integración y Validación en Laboratorio de Contramedidas Frente a Ataques Laterales en Criptocircuitos Microelectrónicos (TEC2016-80549-R) Ministerio de Economía y Competitividad (Nacional)
01/10/2021 30/09/2024 Investigador/a Secure Platform for ICT Systems Rooted at the Silicon Manufacturin Process" - (SPIRS) (GA-952622) Comisión Europea (Europeo)

Contratos

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
01/01/2024 31/12/2025 Responsable RISCCOM_DEKRA-USE (5064/2056) DEKRA Testing and Certification, S.A.U. (Desconocido)
07/03/2024 30/06/2026 Investigador/a USECHIP: CÁTEDRA EN MICROELECTRÓNICA DE LA UNIVERSIDAD DE SEVILLA (TSI-069100-2023-001) Ministerio de Asuntos Económicos y Transformación Digital (Local)
El investigador no tiene ningún resultado de investigación asociado